【Xilinx】最后发表: 2023-11-09 19:18:55 by Meelin |
【Zynq】最后发表: 2020-03-07 20:44:38 by xbs2023 |
【开发工具与评估板】最后发表: 2020-02-27 19:22:39 by xbs2020 |
|---|---|---|
【 生态系统与中间件】最后发表: 2020-03-08 11:19:03 by xbs2023 |
【活动与其他】最后发表: 2020-02-27 18:34:33 by xbs2020 |
【硬件优化】最后发表: 2022-07-14 17:01:32 by 许林彬 |
【软件智能】最后发表: 2020-02-27 19:35:33 by xbs2020 |
标题 ![]() |
作者 | 查看/回复 | 最后发表 |
|---|---|---|---|
| ISE问题 | Garfield0525 | 6483/7 | 2013-06-06 20:58:38 by wl沉默遗忘 |
| 学习xilinxFPGA 必看的一本书 | lidonglei1 | 2377/9 | 2013-06-06 14:50:49 by minyingtao |
| 请教:实现500ms延时的方法 | lingyikong | 1458/5 | 2013-05-23 13:04:34 by winthony |
| 为什么加法器生成很多个之后就不能布局布线呢 | zby199088 | 1442/6 | 2013-05-05 22:01:35 by zby199088 |
| 关于加法器进位链 | zby199088 | 1943/3 | 2013-05-05 10:56:40 by 啸风 |
| 请问如何用原语编写加法器呢 | zby199088 | 1289/0 | 2013-05-05 10:48:36 by zby199088 |
| ISE iMPACT 13 没有Direct SPI 下载 | 502593045 | 1616/0 | 2013-04-27 09:12:12 by 502593045 |
| 关于fpga设计中的异步双时钟切换 | 枯藤 | 2909/6 | 2013-04-24 18:15:16 by 枯藤 |
| 基于手机短信的信息家电远程控制终端 | Holyphone | 4719/2 | 2013-04-24 18:13:21 by 枯藤 |
| Virtex-5 FPGA与JESD204A ADC接口兼容问题 | Rancho | 2423/2 | 2013-04-24 18:06:34 by 枯藤 |
| FPGA 中的 DSP 协处理:嵌入高性能、低功耗的 DSP 功能( | Rancho | 1969/4 | 2013-04-24 17:59:28 by 枯藤 |
| 关于FPGA与DSP之间的SPI通信,大家帮帮忙啊,搞不懂了 | HADIST | 1916/2 | 2013-04-24 17:57:11 by 枯藤 |
| 有没有人设计过XILINX的千兆以太网 | heiyux | 3496/5 | 2013-04-22 19:07:54 by soapee |
| 用mig进行ddr2控制仿真时phy_init_done未拉高 | leoliu123 | 1664/0 | 2013-04-19 19:05:24 by leoliu123 |
| ip core 中dds 怎么用? | 只为吸引你 | 11042/23 | 2013-03-14 10:29:21 by lzkailq |
| 【Nexys3】难得的数字电路实验原始工程文件_Lab13_mod5cnt.rar | 583199723 | 1924/2 | 2013-03-07 16:32:28 by HXW718059156 |
|
Xilinx 28nm FPGA优势投票
|
jackwang | 2901/3 | 2013-02-22 18:43:48 by HXW718059156 |
| 【Nexys3】难得的数字电路实验原始工程文件_Lab12_shiftreg.rar | 583199723 | 1838/1 | 2013-01-30 21:23:11 by shiranbest |
| 【Nexys3】难得的数字电路实验原始工程文件_Lab6_decode38a.rar | 583199723 | 1796/1 | 2013-01-30 21:19:22 by shiranbest |
| 【Nexys3】难得的数字电路实验原始工程文件_Lab5_x7seg.rar | 583199723 | 1817/1 | 2013-01-30 21:18:45 by shiranbest |
| 【Nexys3】难得的数字电路实验原始工程文件_Lab3_mux24a.rar | 583199723 | 1591/1 | 2013-01-30 21:17:49 by shiranbest |
| 请教一个FPGA原理图原件库的问题 | lidonglei1 | 2694/7 | 2013-01-25 18:55:44 by HXW718059156 |
| 【Nexys3】难得的数字电路实验原始工程文件_Lab4_hex7seg.rar | 583199723 | 1952/1 | 2013-01-23 15:16:52 by shiranbest |
| ise11.1破解license | gemini820620 | 10244/22 | 2013-01-14 17:28:18 by yantaixu0120 |
| FIR滤波器使用问题 | fenglema | 1596/0 | 2013-01-11 10:59:42 by fenglema |
| Virtex6 时钟管理模块怎么添加?MMCM | fenglema | 1546/0 | 2013-01-11 10:53:44 by fenglema |
| 在线申请! | guolh | 2666/5 | 2013-01-10 14:24:29 by jw072315 |
| xps_ll_temac license | 502593045 | 1699/2 | 2013-01-08 10:03:38 by 502593045 |
| 关于SDK的debug的问题 | tanyushuang727 | 1473/3 | 2012-12-29 14:00:04 by HXW718059156 |
| (转)有关MATLAB与Modelsim联合仿真 | dreamjsc | 4737/9 | 2012-12-25 12:18:38 by tanglj86 |
| 在EDK里面,如何通过PLB总线对MPMC进行读写? | tanyushuang727 | 2038/2 | 2012-12-15 11:06:47 by HXW718059156 |
| 请问有对EDK中的MPMC的NPI接口熟悉的吗? | tanyushuang727 | 1880/1 | 2012-11-21 16:04:49 by HXW718059156 |
| niosii问题 | 夏日星空 | 1539/2 | 2012-11-18 22:45:05 by HXW718059156 |
| 编译出错 | qiuhuncl | 1217/1 | 2012-11-13 14:53:42 by starcool783 |
| 请问用过Spartan6系列的产生的MIG的吗?MIG产生的源代码只能是verilog吗?可以选择VHDL吗? | tanyushuang727 | 1588/0 | 2012-11-13 14:20:46 by tanyushuang727 |
| Q2 编译问题 | qiuhuncl | 1202/0 | 2012-11-11 18:57:19 by qiuhuncl |
| 有比较详细的介绍Xilinx的IP核的资料吗?求啊! | HADIST | 1313/2 | 2012-11-11 12:00:30 by HADIST |
| 关于fifo的问题 | qiuhuncl | 1540/7 | 2012-11-10 13:32:03 by qiuhuncl |
| 关于Spartan6中的MicroBlaze软核的使用,总线PLB4.6接口的问题~ | tanyushuang727 | 3836/8 | 2012-11-09 21:14:21 by HXW718059156 |
| 基于FPGA的指纹识别系统设计 | Holyphone | 5456/11 | 2012-11-04 23:10:05 by cszhangdy |