首 页
高端访谈
焦点新闻
技术文章
参考设计
Steve专栏
Ally专栏
设计经验
业话
Xilinx Wiki
推荐视频
培训
资源
论坛
分类
Xilinx
Xilinx
Zynq
开发工具与评估板
生态系统与中间件
活动与其他
硬件优化
软件智能
BBS首页
»
Xilinx
»
Xilinx
»
FIR滤波器使用问题
版主: 51FPGA
分享到:
帖子主题
发帖人
共1条 1/1
1
FIR滤波器使用问题
[您是本帖的第
1486
位阅读者]
fenglema
我是GG
高级会员
最后登陆时间:
2014-06-22 22:43:41
直达楼层
1
#
发表于
2013-01-11 10:59:42
设计了两路正弦信号,通过FIR滤除一路:(两种方式)
第一种:DDS双通道信号输出,直接滤波,这个输出波形是正确的。但是考虑到双通道输出相当于信号内插后相加,应该是有问题的。所以用了第二种方法;
第二种,两路DDS信号求和相加,之后滤波。滤波结果有一定的幅度失真,相位是连续的,理论上说得过去,由于以前没这么做过,请教下用过FIR滤波的大神,这个结果对不对?
关键词:
滤波器
使用
问题
疯了吗。
此贴由fenglema于2013-01-11 11:00:45最后编辑
回复
回复本帖
共1条 1/1
1
快速回复主题
用户名:
匿名不能发帖!请先 [
登陆
注册
]
标题:
内容: