版主: 51FPGA

分享到:
共31条 1/4 1 2 3 4 »   

请问一下关于XILINX里MIG的使用

    [您是本帖的第12412位阅读者]
heiyux
性别保密
高级会员

最后登陆时间:2015-01-22 10:54:26

直达楼层
1# 发表于 2010-04-15 23:53:10

我使用XINLINX的V5芯片LX110T设计DDRII的SODIMM接口,在MIG手册上可以看到MIG有支持一些SODIMM的型号,但是在我的ISE11.1里的MIG3.0中没有SODIMM的选择,只有RDIMM,不知道怎么回事。用同学机子上的ISE10.1,在ISE中新建IPCORE选MIG也没有SODIMM,只有RDIMM,但使用core generator里新建MIG就可以选到SODIMM了,不过可选择的型号也没有MIG手册上写的V5支持的那么多。不知道这是什么原因,大家有没有用过的。

另外,MIG中关于DDRII还需要两个系统时钟,一个是给DDRII的控制及操作的时钟,另一个是200MHz的时钟供到idelay_ctrl 的,还需要分配到FPGA的系统时钟BANK,不懂这个时钟是什么用的,我在设计的时候板子上还必须要有一个200MHz的时钟供到系统时钟BANK吗?

望用过的兄弟帮帮忙,谢谢先~~




关键词:请问    一下    关于    XILINX    使用    

RE: 请问一下关于XILINX里MIG的使用

Jason_Zhang
我是GG
高级会员

最后登陆时间:2015-01-20 09:30:43

2# 发表于 2010-04-16 12:43:05

我只用MIG做过Spartan 3的Micron的DDRII的接口。比楼主这个要简单些。

200MHz应该是用PLL或DCM倍频出来的。外接200M,有点不安全吧


哥研究的不是寂寞,是DPD。

RE: 请问一下关于XILINX里MIG的使用

xie0jing0
我是MM
高级会员

最后登陆时间:2014-11-14 00:56:50

3# 发表于 2010-04-16 15:04:17

一般都是用core generator 产生的吧,做好最后的工程文件后再把自己的东西加进去,或者是把他的rtl文件加到你自己的工程下面。
备选的型号不多你可以把IPcore升级试下

RE: 请问一下关于XILINX里MIG的使用

heiyux
性别保密
高级会员

最后登陆时间:2015-01-22 10:54:26

4# 发表于 2010-04-16 22:54:41

谢谢大家,
再问一下版主Jason_Zhang,你在用Spartan 3的时候,生成的DDRII接口里有没有两个系统时钟?其中一个就是200MHz的,MIG还给其分配引脚,且只能放在系统时钟bank。谢谢~

RE: 请问一下关于XILINX里MIG的使用

Jason_Zhang
我是GG
高级会员

最后登陆时间:2015-01-20 09:30:43

5# 发表于 2010-04-17 11:21:37
heiyux的原帖

谢谢大家,
再问一下版主Jason_Zhang,你在用Spartan 3的时候,生成的DDRII接口里有没有两个系统时钟?其中一个就是200MHz的,MIG还给其分配引脚,且只能放在系统时钟bank。谢谢~


好像只有一个时钟,MIG内部会用DCM做时钟处理的。
是会给分配引脚,最好按它分配的做,不然自己要改约束,有些麻烦

哥研究的不是寂寞,是DPD。

RE: 请问一下关于XILINX里MIG的使用

heiyux
性别保密
高级会员

最后登陆时间:2015-01-22 10:54:26

6# 发表于 2010-04-17 22:23:23
heiyux的原帖

谢谢大家,
再问一下版主Jason_Zhang,你在用Spartan 3的时候,生成的DDRII接口里有没有两个系统时钟?其中一个就是200MHz的,MIG还给其分配引脚,且只能放在系统时钟bank。谢谢~

Jason_Zhang的原帖
好像只有一个时钟,MIG内部会用DCM做时钟处理的。
是会给分配引脚,最好按它分配的做,不然自己要改约束,有些麻烦

谢谢,
       V5的片子生成的就有两个系统时钟了,郁闷。。
       不改他的引脚分配的话.......但是如果他生成的给分配的引脚跟我的电路设计不一样怎么办呢?在使用MIG的时候好像没有指定引脚的,只指定bank。

RE: 请问一下关于XILINX里MIG的使用

Jason_Zhang
我是GG
高级会员

最后登陆时间:2015-01-20 09:30:43

7# 发表于 2010-04-18 12:13:04
heiyux的原帖

谢谢大家,
再问一下版主Jason_Zhang,你在用Spartan 3的时候,生成的DDRII接口里有没有两个系统时钟?其中一个就是200MHz的,MIG还给其分配引脚,且只能放在系统时钟bank。谢谢~

Jason_Zhang的原帖
好像只有一个时钟,MIG内部会用DCM做时钟处理的。
是会给分配引脚,最好按它分配的做,不然自己要改约束,有些麻烦
heiyux的原帖

谢谢,
       V5的片子生成的就有两个系统时钟了,郁闷。。
       不改他的引脚分配的话.......但是如果他生成的给分配的引脚跟我的电路设计不一样怎么办呢?在使用MIG的时候好像没有指定引脚的,只指定bank。


确实如此。我们当初做板时,也没考虑到这个,后来就MIG分配的那些引脚改了,把ucf中这些脚的约束删除了用


哥研究的不是寂寞,是DPD。

RE: 请问一下关于XILINX里MIG的使用

heiyux
性别保密
高级会员

最后登陆时间:2015-01-22 10:54:26

8# 发表于 2010-04-19 00:05:19
嗯 明白了,谢谢斑竹

RE: 请问一下关于XILINX里MIG的使用

Jason_Zhang
我是GG
高级会员

最后登陆时间:2015-01-20 09:30:43

9# 发表于 2010-04-19 18:22:22
heiyux的原帖
嗯 明白了,谢谢斑竹

嗯,不客气。你可以试试看。要是有问题,再讨论

哥研究的不是寂寞,是DPD。

RE: 请问一下关于XILINX里MIG的使用

heiyux
性别保密
高级会员

最后登陆时间:2015-01-22 10:54:26

10# 发表于 2010-04-19 23:27:34
heiyux的原帖
嗯 明白了,谢谢斑竹
Jason_Zhang的原帖
嗯,不客气。你可以试试看。要是有问题,再讨论

好的,呵呵,我的板卡还在布板设计阶段
共31条 1/4 1 2 3 4 »   
快速回复主题
  • 匿名不能发帖!请先 [ 登陆 注册 ]