版主: 51FPGA |
heiyux
最后登陆时间:2015-01-22 10:54:26 |
我使用XINLINX的V5芯片LX110T设计DDRII的SODIMM接口,在MIG手册上可以看到MIG有支持一些SODIMM的型号,但是在我的ISE11.1里的MIG3.0中没有SODIMM的选择,只有RDIMM,不知道怎么回事。用同学机子上的ISE10.1,在ISE中新建IPCORE选MIG也没有SODIMM,只有RDIMM,但使用core generator里新建MIG就可以选到SODIMM了,不过可选择的型号也没有MIG手册上写的V5支持的那么多。不知道这是什么原因,大家有没有用过的。 关键词:请问 一下 关于 XILINX 使用 |
Jason_Zhang
最后登陆时间:2015-01-20 09:30:43 |
我只用MIG做过Spartan 3的Micron的DDRII的接口。比楼主这个要简单些。 |
哥研究的不是寂寞,是DPD。 |
|
xie0jing0
最后登陆时间:2014-11-14 00:56:50 |
一般都是用core generator 产生的吧,做好最后的工程文件后再把自己的东西加进去,或者是把他的rtl文件加到你自己的工程下面。 |
heiyux
最后登陆时间:2015-01-22 10:54:26 |
谢谢大家, |
Jason_Zhang
最后登陆时间:2015-01-20 09:30:43 |
heiyux的原帖 谢谢大家, 好像只有一个时钟,MIG内部会用DCM做时钟处理的。 是会给分配引脚,最好按它分配的做,不然自己要改约束,有些麻烦 |
哥研究的不是寂寞,是DPD。 |
|
heiyux
最后登陆时间:2015-01-22 10:54:26 |
heiyux的原帖 Jason_Zhang的原帖谢谢大家, 好像只有一个时钟,MIG内部会用DCM做时钟处理的。 是会给分配引脚,最好按它分配的做,不然自己要改约束,有些麻烦 谢谢, |
Jason_Zhang
最后登陆时间:2015-01-20 09:30:43 |
heiyux的原帖 Jason_Zhang的原帖谢谢大家, 好像只有一个时钟,MIG内部会用DCM做时钟处理的。 是会给分配引脚,最好按它分配的做,不然自己要改约束,有些麻烦 谢谢, 确实如此。我们当初做板时,也没考虑到这个,后来就MIG分配的那些引脚改了,把ucf中这些脚的约束删除了用 |
哥研究的不是寂寞,是DPD。 |
|
heiyux
最后登陆时间:2015-01-22 10:54:26 |
嗯 明白了,谢谢斑竹
|
Jason_Zhang
最后登陆时间:2015-01-20 09:30:43 |
heiyux的原帖 嗯 明白了,谢谢斑竹 嗯,不客气。你可以试试看。要是有问题,再讨论 |
哥研究的不是寂寞,是DPD。 |
|
heiyux
最后登陆时间:2015-01-22 10:54:26 |
好的,呵呵,我的板卡还在布板设计阶段 |