版主: 51FPGA

分享到:
共3条 1/1 1   

FIR compiler 是否可以产生多频率滤波器

    [您是本帖的第1746位阅读者]
lindajillduan
我是MM
高级会员

最后登陆时间:2012-08-23 09:43:01

直达楼层
1# 发表于 2012-05-18 11:31:18
1.设计目的

    设计40kHz,80kHz,160kHz信号滤波器,采样频率均为16倍,滤波器通带选择有效信号1.5倍,如下表格
  1 2 3
信号频率 40k 80k 160k
采样频率 640k 1280k 2560k
通带频率 60k 120k 240k

2.设计过程

    用MATLAB的FDATOOL工具设计了一个42阶FIR滤波器,并使用归一化频率设计,即通带使用0.1(0.09375舍入),并进行16bit量化,导出xilinx核可用系数。
    产生ip core,fir compiler参数设计为如图所示



3.仿真结果
 
40k情况下,输出正确(忽略滤波效果,仅就输出频率而言)
而其他频率下输出始终为sampling frequency。

4.问题

是否 fir compiler设计出的fir ip core不能适应多频率要求?

若可以,该如何设置?

谢谢~~~
   


关键词:compiler    是否    可以    产生    频率    滤波器    

RE: FIR compiler 是否可以产生多频率滤波器

ywt8888
我是GG
高级会员

最后登陆时间:2014-02-19 16:31:03

2# 发表于 2012-08-20 14:44:58
那就得多个滤波器串联呗

我的地盘我作主。

RE: FIR compiler 是否可以产生多频率滤波器

lindajillduan
我是MM
高级会员

最后登陆时间:2012-08-23 09:43:01

3# 发表于 2012-08-23 09:44:41
能说的再详细点不?
共3条 1/1 1   
快速回复主题
  • 匿名不能发帖!请先 [ 登陆 注册 ]