版主: 51FPGA

分享到:
共1条 1/1 1   

利用 CoolRunner CPLD 设计 16b/20b 编码器/解码器

    [您是本帖的第1326位阅读者]
Rancho
我是GG
高级会员

最后登陆时间:2015-01-14 09:17:39

直达楼层
1# 发表于 2012-05-11 21:37:16

本技术文档详细介绍了在 Xilinx® CoolRunner™ CPLD 内,用 VHDL 实现面向字节的光纤通道传输编码器和解码器的方法。 CoolRunner CPLD 在现有 CPLD 中功耗最低,并可在任何需要可靠的点到点收发器的网络设计中使用。 CoolRunner CPLD 采用 Fast Zero Power (FZP) 专利设计技巧,来同时提供高性能和低功耗。 这些器件提供 5.0 ns 的管脚到管脚延迟,待机电流低于 100 µA(在 fMAX 情况下,功耗约为其它 CPLD 竞争产品的 1/3)。 

xapp336.pdf




关键词:利用    CoolRunner    设计    编码器    解码器    

Rancho。

共1条 1/1 1   
快速回复主题
  • 匿名不能发帖!请先 [ 登陆 注册 ]