版主: 51FPGA |
jackwang
最后登陆时间:2015-01-29 08:45:11 |
ISE® 12 设计套件是面向 Virtex®-6 和 Spartan®-6 FPGA 系列并针对生产力精心优化的工具套件,在降低功耗与成本方面取得了突破性进展。作为业界唯一一款特定领域的设计套件,赛灵思最新版本的发布, 是这一行业屡获殊荣的软件不断发展和演进的又一重要一步,它将进一步提高设计生产力和系统性能,使逻辑、嵌入式、数字信号处理 (DSP) 和系统设计人员能够更轻松地推出更复杂的创新型可编程电子产品,从而加速产品上市进程并提升产品质量。 智能功耗优化 “时钟门控”用于降低 ASIC 和 FPGA 动态功耗的价值已为人们所熟知,但是,工程师很少有时间手动采用时钟门控技术,特别是在设计日趋复杂、产品上市时间日益缩短的情况下更是如此。ISE 12 设计套件 在这种利用率偏低的时钟门控技术的基础上,推出了首款“智能” FPGA 时钟门控技术,可在综合后自动实施精细粒度功率优化。这种最新优化技术会中止逻辑切片(slice)级上不必要的逻辑和互联转换活动,而无须关闭整个时钟网络就能节省大量电力。 这种自动化进程首先采用独特的算法全面分析设计中的顺序元件(主要是寄存器),检测不改变最后逻辑的转换。软件随后创建门控信号,取消不必要的转换,并将其连接至 Virtex-6 和 Spartan-6 中的大量时钟启用 (CE) 引脚。由于与 FPGA 架构 (slice) 中的基本设备群 (cluster) 互联并控制少量的寄存器,因此每个 CE 都理想地适用于功率优化。优化归类到 8 位(或 16 位、32 位等)寄存器构成的设计总线,而后可映射至一个或多个逻辑 切片上,最大限度地提高软硬件实施方案的利用率。 ISE 12 设计套件是行业唯一一款提供时钟门控优化的工具,时钟门控优化与布局布线算法相结合,既不会改变(再合成)设计的原始逻辑或处理功能,又不会改变时钟布局。优化创建的更多逻辑平均只增加 2% 的 LUT,对大多数设计的时序没有影响。FPGA 的时钟门控技术并不是新的概念,但采用智能化精细粒度时钟门控技术则是赛灵思 FPGA 所特有的,有望通过赛灵思最新一代架构将动态功耗降低 达30% 之多,从 12.1 版本和 12.2 版本分别开始支持 Virtex-6 FPGA 和 Spartan-6 FPGA。 通过部分重配置降低系统成本 ISE 12 设计套件采用了直观易用的界面,以及与标准 ISE 设计方法紧密配合的简单方法,从而使这种功能强大的技术更加简便易用。通过第四代动态部分重配置技术的设计支持,ISE 用户现在能实现 FPGA 资源的即时重复利用,从而大幅降低系统成本与功耗,可在尽可能小型化的器件中集成最高级的应用。 ISE 部分重配置流程现在可利用赛灵思业经验证的 PlanAhead™ 工具及分区技术来实现时序收敛、设计管理与平面规划和设计保存功能。构建可重配置设计的全部细节都在 PlanAhead 环境中管理,而 ISE Partitions则确保多种设计配置常见的逻辑和布线(静态的和可重配置的)绝对相同。这种灵活的工作环境加强了用户控制,改进了对其他自动化特性的访问,如网表分区和 CORE Generator™ IP 流程等。面向 Virtex-4、Virtex-5 和Virtex-6 LXT/CXT FPGA 设计的部分重配置得到 ISE 12.1 版本软件的支持,而对 Virtex-6 HXT/SXT FPGA 系列的支持将分别随 12.2 版本和 12.3版本而推出。 赛灵思在 2010 年美国光纤通讯研讨会及展览会(2010 Optical Fiber Communication Conference and Exposition)上利用 40GB光纤传输网络 (OTN) 复用转发器应用展示了部分重配置技术的最新发展。该系统采用四个独立端口(客户端信道),支持 OTU2、OC-192/STM-64 和 10GE LAN 业界标准。我们可将部分比特流载入赛灵思 FPGA,只例示当时所需的选定端口,而不是立刻例示所有可能的端口配置,来实现每个通道的即时重配置。相对于不采用部分重配置的情况而言,这种实施方法减少了1/3的使用资源,而且也减小了器件尺寸。 部分重配置技术甚至打入了太空领域,用于设备在轨“升级”(重配置)。由于静态区逻辑一直处于工作状态,因此我们可在保持通信和与节点保持稳定连接状态下进行设备重配置,这对超远程应用而言至关重要。由于新的配置可以远程上传,因此部分重配置还大幅减少了对成本极高的抗辐射非易失存储器的使用,而这种存储器通常是太空系统所必需的。 生产力更高,性能更强 基于时序的设计保存 ISE 12 设计套件 的设计保存流程能够解决这一难题,使设计人员能将设计方案的关键时序部分的布局布线进行分区并锁定,并通过可重复的时序结果重复使用实施方案,从而大幅减少了实现时序收敛所需的迭代次数。此外,由于其他设计也采用完全相同的实施方案,因此无须重新验证未修改的模块。由于底层分区技术采用了 HDL 设计的逻辑分层,因此对采用“最佳实践”分层规则的设计方案而言,可最大限度地提高 QoR。这种新的分区技术在 ISE 12 部分重配置设计流程中也占据重要地位。 即插即用的IP互操作性 最新 AMBA 4 AXI4 协议采用了高性能点对点信道架构,能最大限度地减少信道流量堵塞,并通过存储器映射事务处理最大化数据吞吐量。赛灵思与ARM合作确保AXI4、AXI4-Lite 和 AXI4-Stream 规范能高效使用寄存器 切片,实现流水线连接,并通过突发性事务处理最大限度地提高Fmax性能,为高速串行 IO 提供无限的突发性尺寸大小。赛灵思预计将在 ISE 12 设计套件.3 版本中提供对 AXI4 IP 的支持。 全面量产、性能更佳 在ISE 12中,嵌入式设计环境因更加紧密的工具集成和自动化向导而得到了显著增强。全新 MicroBlaze 配置向导使嵌入式处理器设计在性能、占位面积和吞吐率方面的优化得以大幅简化。这样,无论是专家级的设计人员,还是刚入行的设计新手,均可快速创建和/或探索有关具体配置的设置选项。此外,嵌入式开发人员还可利用 ISE环境中预配置的集成仿真器 (ISim) 变量和设置来加速设计验证。 平衡功耗、成本和生产力
关键词:赛灵 ISE12 设计 套件 新功能 详解 Vir |
EEPW网站管理咨询QQ:494519796。 |
|
larrybird
最后登陆时间:2014-10-29 15:16:14 |
我如果进入电子设计大赛的第二阶段,将会定使用XILINX赞助的芯片构成的FPGA实验板,到时候就可以用ISE了。 |
hai。 |
|
Jason_Zhang
最后登陆时间:2015-01-20 09:30:43 |
你指的是哪个电子设计大赛? |
My Email : zldpublic@gmail.com。 |
|
larrybird
最后登陆时间:2014-10-29 15:16:14 |
第四届广西大学生电子设计竞赛 |
hai。 |
|
Jason_Zhang
最后登陆时间:2015-01-20 09:30:43 |
|
My Email : zldpublic@gmail.com。 |
|
HXW718059156
最后登陆时间:2015-01-15 19:53:15 |
好帖子呀!
|
山高人为峰。 |
|
smeiyang
最后登陆时间:2013-01-29 19:29:27 |
现在正在用 |
共7条 1/1 1 |