版主: 51FPGA |
WangwpED
最后登陆时间:2016-10-26 09:10:04 |
最近碰到一个非常困惑的问题。 用的是xc5vlx50t的片子,外部晶振50MHz的时钟输入给FPGA,该时钟通过bufg,驱动PLL_ADV。 在高温箱中做温度循环实验,在低温(-40度)会出现pll_adv的lock信号失锁,然后重新锁定的情况,lock信号为低的时间不固定,典型值5us。当高温箱温度高于-32度后,lock信号正常,pll_adv工作正常。 常温、低温(-32度)、低温(-40度)下分别测试了输入时钟晶振的Jitter,未见异常。 xilinx官网提到DCM敏感温度,但没提过PLL与温度的关系;另外,低温(-40度)也在xc5vlx50t的工作温度范围内。 到底为何会出现PLL失锁的情况??? |
共1条 1/1 1 |