版主: 51FPGA

分享到:
共1条 1/1 1   

32位RISC处理器软核的设计与验证

    [您是本帖的第2613位阅读者]
Holyphone
我是MM
普通会员

最后登陆时间:2009-06-25 09:17:41

直达楼层
1# 发表于 2009-06-24 17:12:28

项目名称:32位RISC处理器软核的设计与验证( Potato-I)  
 
项目信息:
 
应用领域:消费类电子
设计摘要:
在FPGA上验证有多个处理器工作模式和能够处理中断、异常的32位RISC处理器软核Potato-I.
系统原理和技术特点:
Potato-I 是32位五级流水线RISC处理器软核.

 Potato-I 有自己的指令编码和寻址方式, 有两个处理器工作模式,能够处理外部中断和内部异常.  

 Potato-I 的主要组成部分为: 指令译码器, 寄存器堆, 前推逻辑, ALU, PC产生模块, CPU模式控制模块,流水线寄存器等.
 
需求信息:
 
拟采用的平台:初级板-Spartan-3E,50万门,Flash,SDRAM,USB2.0,Ethernet,VGA,A/D, D/A
 
是否需要设计扩展板?否
 
需要的基本功能:DRAM  SRAM  Flash  视频编解码  LED指示  LCD显示  Microblaze  VGA  


相关文档及源代码:
q17.rar




关键词:32位    处理器    软核    设计    验证    
共1条 1/1 1   
快速回复主题
  • 匿名不能发帖!请先 [ 登陆 注册 ]