版主: 51FPGA

分享到:
共1条 1/1 1   

输入V5 IO管脚的信号电平与该 IO BANK vcco电平不匹配的问题

    [您是本帖的第940位阅读者]
09121981
我是MM
高级会员

最后登陆时间:2015-01-13 22:10:57

直达楼层
1# 发表于 2015-04-10 22:13:38

芯片:XC5VSX240T

问题描述:外围电路(AD)电平为1.9V  的控制线 接入了FPGA 芯片  XC5VSX240T的VCCO=3.3V 的IO BANK ,现该控制线需要给FPGA一个初始化完成脉冲,根据V5 datasheet 中3.3V电平的VIH=2V,VIL=0.8V,如下图,

 

2.GIF

 

即输入1.9V(实际输入1.65V左右)的电压处于FPGA 3.3V  IO 管脚 0.8V~2.0V的不定态。

请问:1.   这种高电平胡输入不定态会对V5 3.3VIO管脚造成损伤甚至烧坏FPGA吗

 

           2.如果把该控制线经PCB板上飞线至VCCIO=2.5V的管脚,配置成LVCMOS25 ,其VIH=2.8V,VIL=1.7V,如上图,这样FPGA是否可以驱动FPGA的逻辑高?

 

           3.是否 有其它办法解决这个问题(PCB板已做好)

共1条 1/1 1   
快速回复主题
  • 匿名不能发帖!请先 [ 登陆 注册 ]