版主: 51FPGA

分享到:
共1条 1/1 1   

Xilinx 7系列FPGA使用之CLB

    [您是本帖的第908位阅读者]
xilinx论坛
我是MM
高级会员

最后登陆时间:2015-03-19 10:58:07

直达楼层
1# 发表于 2015-04-04 13:39:36

7系列FPGAXilinx新推出的基于28nm工艺的FPGA,其中包含三个系列:ArtixKintexVirtex。因项目要使用kintex7为平台做设计,需要对其内部结构做了研究,首先从CLBConfigurable Logic Block)开始:
        CLB
构成了Kintex7主要逻辑单元,其中包含2Slice,并且Slice分为2种:SLICELSLICEMSLICEL为普通的Slice逻辑单元,而SLICEM在基本逻辑功能的基础上可以扩展为分布式RAM或者移位寄存器。在所有Slice资源中,有2/3SLICEL,因此一个CLB可以有2SLICEL或者1SLICEL1SLICEM组成。
       
如图1所示为SLICEM的内部结构,其中包含46输入LUT(红色圈)、进位链(黄色圈)、多路复用器(蓝色圈)和8个寄存器(绿色圈)。
 
1


        6-input LUT
:此处LUT沿用了Xilinx 6系列FPGA6输入LUT结构,6-input LUT内部是由25-input LUT组成,有两个输出分别对应O¬6O5。在设计中,如果综合后有25-input LUT需要是使用,如果在ISE将综合选项-lc(LUT Combining)设置成Area,综合器XST会将这25-input LUT合并在一个6-input LUT中实现,但是此选项相当于以速度换面积,随之逻辑延时将增大。
       
寄存器:此处Xilinx区别于Altera器件,其1LUT对应了2register,而Altera器件中是一一对应的。从图中可以发现,第2列的register比第1列多了FF/LAT这个选项,这表示第1列的register只能作为Flip-Flop使用,而第2列的register既能作为Flip-Flop也能作为Latch使用。另外还有INIT0INIT1SRLOSRHI 四个选项,其中INIT0INIT1配对,表示通过GSR全局复位/置位,此复位/置位网络为异步的;而SRLOSRHI配对,表示高电平有效信号SR驱动的复位/置位,此信号可以配置成异步或者同步,但这8register共用一个SR信号,因此其方式必须相同,根据此特性,建议写代码时,复位/置位方式选择同步高电平有效。
       
下面对SLICEM做一下重点说明,其可扩展成移位寄存器,如图2所示,Slice中的每个LUT可配置成32-bitShift Register,因此1Slice最多可扩展成128-bitShift Register。其操作模式为1个时钟周期移1为,通过D输入端输入,并且最后1位通过MC31输出,并且可以以A[6:2]作为5位地址选择O6输出32位中的某一位进行输出。

 


 
2
       
在写代码时,可以按规范写出移位寄存器的形式,如以下代码所示:

  1. always@(posedge clk)
  2.         if(clk_en)
  3.                 srl<={srl[31:0],din};
  4. assign dout0=srl[20];

复制代码

以上代码综合出的结构如图3所示,综合器只用了1LUT1FF就实现了21-bit的移位寄存器,只需1Slice
 
3
       
如按一下代码进行综合后得到结构如图4所示,综合器使用了21FF实现了这个21-bit移位寄存器,则需要21Slice

  1. always@(posedge clk)
  2.         if(rst)
  3.                 srl<=32’d0;
  4.         else
  5.                 if(clk_en)
  6.                         srl<={srl[31:0],din};
  7. assign dout0=srl[20];

复制代码

 

 
4
       
为什么综合器会产生不同的结构?分析一下代码的区别,第二段代码相比于第二段代码多了一个同步复位功能,而根据SLICEM的结构,其中的LUT是没有同步复位控制输入端的,因此综合器无法将代码综合成想要的结构,因此写代码时需要根据相应的结构来编写。
       
观察图3可以发现,在SRLC32E输出端Q后又接入了一个FF作为同步输出,查手册后发现,此移位寄存器可以配置成两种输出模式:静态地址方式和动态地址方式,这两种模式的不同之处在于静态地址方式是同步输出,图3中结构是静态地址方式;而动态地址方式是异步输出,即没有后接FF直接从SRLC32EQ端输出,以下代码表示动态地址方式,其中addr是一个变量。

  1. always@(posedge clk)
  2.         if(rst)
  3.                 srl<=32’d0;
  4.         else
  5.                 if(clk_en)
  6.                         srl<={srl[31:0],din};
  7. assign dout0=srl[addr];

复制代码

对上面的代码进行综合可以得到如图5所示结构,确定输出为异步输出,因此在设计中要注意此处的变化。
 
5

 Xilinx 7系列FPGA使用之CLB探索.rar

共1条 1/1 1   
快速回复主题
  • 匿名不能发帖!请先 [ 登陆 注册 ]