版主: 51FPGA

分享到:
共1条 1/1 1   

蜻蜓点水之Picroblaze

    [您是本帖的第693位阅读者]
xilinx论坛
我是MM
高级会员

最后登陆时间:2015-03-19 10:58:07

直达楼层
1# 发表于 2015-03-27 21:27:18

 Picroblaze 介绍:

PicoBlaze微控制器是赛灵思推出的一个高性能低成本的8位处理器软核,它由VeriologVHDL语言实现,可以在FPGACPLD上实现,具有设计灵活方便,运行速度快,占用资源少的特点。虽然现在32位处理器大为盛行,但在一些低速的复杂控制方面使用PicoBlaze微控制器具有较大的成本优势,在这些应用中使用PicoBlaze微控制器将是一个比较好的方案。PicoBlaze微控制器的实现代码对用户是公开的,可使用户完全掌握设计中的所有细节,方便调试与使用,设计者甚至可以修改代码、增加和减少功能块来定制自己专用的处理器,体现了极大地灵活性,在低成本的场合使用还是相当不错的。

PicoBlaze
结构概述
PicoBlaze
微控制器由16 字节的通用寄存器、1K×18 BIT ROM1个字节宽度ALU64 字节的内部RAM和程序计数器等组成,具体框图如下图一所示(摘自赛灵思文档ug129.pdf):


PicoBlaze微控制器提供57条不同的指令,256个直接或间接的可设定地址的端口,1个可屏蔽的中断,依赖于具体实现的FPGA型号,可获得44100 MIPS的性能。更详细的描述请参考附件中UG129KCPSM3_Manual,附件KCPSM3中也包含Pircoblaze3的代码及编译器,这些内容在XILINX的官网可以下载到。网上还可以找到基于PircoblazeIDE仿真环境,下载地址:http://www.mediatronix.com/pBlazeIDE.htm,这个软件也会包含在附件pBlaze_ide中。

关于PicoBlaze的详细使用会在后续的帖子中给出相关例程。

由于源码采用的基于LUT的描述方式,所以在阅读和理解上比较麻烦,为了更好的理解Picroblaze这个简单CPU,花了一天的时间使用Verilog的行为级描述重写了一个非常简单的PPicroblaze,开始支持的指令只有四条,寄存器只写了S1,指令空间为1K,后面有时间的话,希望能够完成整个Picroblaze。重写的目的仅仅是想深入的了解的架构。CPU结构图如下:


Ppicroblaze代码如下:

  1. module ppblaze(clk,rst,port_id,out_port);
  2. /***** *****/
  3. input clk,rst;
  4. output[7:0] port_id;
  5. output[7:0] out_port;
  6. //--- ---
  7. wire [9:0] address;
  8. wire [17:0] instruction;
  9. wire [5:0] cmd;//just for simulate 
  10.  
  11. assign cmd = instruction[17:12]; 
  12. /*** ***/
  13. reg clk_div2;
  14.  
  15. always @(posedge clk or posedge rst) begin
  16. if(rst) clk_div2 <= 1'd0;
  17. else clk_div2 <= ~clk_div2;
  18. end
  19. /*** ****/
  20. reg pc_sel,rs1_sel,rs1_load,id_load,out_load;
  21.  
  22. always @(rst or instruction) begin
  23. if(rst) {pc_sel,rs1_sel,rs1_load,id_load,out_load} <= 5'b00000;
  24. else
  25. case (instruction[17:12])
  26. 6'b000000:{pc_sel,rs1_sel,rs1_load,id_load,out_load} <= 5'b00100;//load
  27. 6'b011000:{pc_sel,rs1_sel,rs1_load,id_load,out_load} <= 5'b01100;//add 
  28. 6'b101100:{pc_sel,rs1_sel,rs1_load,id_load,out_load} <= 5'b00011;//out
  29. 6'b110100:{pc_sel,rs1_sel,rs1_load,id_load,out_load} <= 5'b10000;//jump 
  30. default:{pc_sel,rs1_sel,rs1_load,id_load,out_load} <= 5'b00000;
  31. endcase
  32. end
  33.  
  34. /*** pc control ***/
  35. reg [9:0] pc_r;
  36.  
  37. always @(posedge clk_div2 or posedge rst) begin
  38. if(rst) pc_r <= 10'd0;
  39. else if(pc_sel) pc_r <= instruction[9:0];
  40. else pc_r <= pc_r + 1'd1;
  41. end
  42.  
  43. assign address = pc_r;
  44. /*** rs1 regitor ***/
  45. reg[7:0] rs1;
  46. wire[7:0] rs1_data;
  47. wire[7:0] add_reault;
  48.  
  49. assign rs1_data = rs1_sel ? add_reault:instruction[7:0];
  50.  
  51. always @(posedge clk_div2 or posedge rst) begin
  52. if(rst) rs1 <= 8'd0;
  53. else if(rs1_load) rs1 <= rs1_data;
  54. end
  55. /*** add ***/
  56. assign add_reault = instruction[7:0] + rs1;
  57. /*** out instrution ***/
  58. reg[7:0] port_id;
  59. reg[7:0] out_port;
  60.  
  61. always @(posedge clk_div2 or posedge rst) begin
  62. if(rst) {port_id,out_port} <= {8'd0,8'd0};
  63. else begin
  64. if(id_load) port_id <= instruction[7:0];
  65. if(out_load) out_port <= rs1;
  66. end
  67. end
  68. /*** ***/
  69. led program
  70. .address(address),
  71. .instruction(instruction),
  72. .clk(clk));
  73.  
  74. endmodule

复制代码


Led program
是使用汇编程序生成的RAM代码,verilogVHDL格式都有,可以使用附件的KCPSM3汇编器生成,在DOS窗口下输入汇编器的当前路径,调用改汇编器即可。

Led program
源代码很简单,仅包含四条语句,完成一个简单的流水灯程序(没有延时,实际用估计一闪而过了)

  1.   CONSTANT led, 01
  2.   LOAD s1,01
  3. start: 
  4.   ADD  s1,01
  5.   OUTPUT  s1,led
  6.   JUMP start

复制代码




我们先使用pBlazIDE编辑、仿真环境来仿真一下。pBlazIDE界面如下,还是比较美观的。pBlazIDE仿真的程序和编译的程序格式不大一样,这点需要注意,需要仿真程序是,从file菜单下选着导入即可。可以看到随着程序的运行,右边的led在逐渐变化。


接着我们做硬件仿真,在附件中提供了完整的仿真代码,包括测试激励和BlackRam库文件,打开modelsim,选着当前的路径后,在Transcipt中输入do run.do 即可看到仿真波形


 原文链接:

蜻蜓点水之Picroblaze
http://bbs.21ic.com/forum.php?mod=viewthread&tid=353743&fromuid=653323

 

共1条 1/1 1   
快速回复主题
  • 匿名不能发帖!请先 [ 登陆 注册 ]