版主: 51FPGA

分享到:
共5条 1/1 1   

请教xilinx的MIG使用问题

    [您是本帖的第2308位阅读者]
mickey1
我是GG
高级会员

最后登陆时间:2011-05-09 13:52:11

直达楼层
1# 发表于 2011-05-09 13:56:28
我用的是xilinx   Virtex-II Pro板子   在ISE无法调用MIG      我该如何写DDR接口  迷茫中。。。。


关键词:请教    xilinx    使用    问题    

RE: 请教xilinx的MIG使用问题

dreamjsc
我是GG
高级会员

最后登陆时间:2012-06-04 16:42:28

2# 发表于 2011-05-09 14:42:07

你的DDR需要工作的频率为多高?DDR使用什么芯片?


大山里的娃儿。

RE: 请教xilinx的MIG使用问题

mickey1
我是GG
高级会员

最后登陆时间:2011-05-09 13:52:11

3# 发表于 2011-05-09 14:48:10
DDR266  kingston

RE: 请教xilinx的MIG使用问题

mickey1
我是GG
高级会员

最后登陆时间:2011-05-09 13:52:11

4# 发表于 2011-05-09 14:53:24

无从下手  这方面资料也挺少

RE: 请教xilinx的MIG使用问题

dreamjsc
我是GG
高级会员

最后登陆时间:2012-06-04 16:42:28

5# 发表于 2011-05-09 20:00:13

既然Virtex II不支持MIG,要么换FPGA,要么自己写DDR的接口时序!

不过DDR要工作在266M,时序约束比较麻烦!

首先需要描述DDR的时序(逻辑设计),一般是大状态套小状态实现,大状态描述DDR的空闲、初始化、读、写等,小状态描述每个大状态下控制信号与数据信号的时序!

逻辑设计完成后需要做时序约束以满足时序要求!


大山里的娃儿。

共5条 1/1 1   
快速回复主题
  • 匿名不能发帖!请先 [ 登陆 注册 ]