版主: 51FPGA |
只为吸引你
最后登陆时间:2011-10-09 20:36:15 |
事已至此,我真的无话可说了。光一个AD就让我这么神伤。
FPGA的第一次编程就给了我重重一击········ 用过这个款开发板的ad的大牛门,能不能告诉我,你们是怎么用的啊? 现在我的状况是 : 我把程序烧上后,连VINA/VINB两个输入引脚都产生了波形,而且是没加任何输入的情况下。这是为什么啊?我的程序是AD每转换一次,都对AMP写一次放大增益。也就是每个周期都写一次AMP增益。这样是不是对AMP的那个VINA/B引脚产生了影响?求解答。 但是当我把程序改回,只对AMP初始化,以后就不对AMP操作,以后的每个周期只对AD操作时。AMP的输入脚VINa/b 没有了影响波形变得纯净了,但是AMP 的输出就只是高电平了。 这是为什么啊··············? 关键词:是我 又是 Spartan |
改变自己。 |
|
jackwang
最后登陆时间:2015-01-29 08:45:11 |
请耐心和专家交流,等等~~
|
http://weibo.com/dolphinjetta。 |
|
Jason_Zhang
最后登陆时间:2015-01-20 09:30:43 |
增益的设定,肯定不需要每个周期都进行的。只需要每次改变或初始化时配置一次就可以了。
用示波器看看你的配置波形是否符合时序。 给VINA(VINB)加幅度和频率都合适的正弦波看看,或者接地,不要悬空。 |
My Email : zldpublic@gmail.com。 |
|
只为吸引你
最后登陆时间:2011-10-09 20:36:15 |
Jason_Zhang的原帖 增益的设定,肯定不需要每个周期都进行的。只需要每次改变或初始化时配置一次就可以了。 用示波器看看你的配置波形是否符合时序。 给VINA(VINB)加幅度和频率都合适的正弦波看看,或者接地,不要悬空。 好心人呐,呵呵 ,我也觉得是不该每次都写增益,但是调来调去,AMP的输出脚,总是高电平,用示波器看了,好像还很高,有10几V,我都担心是不是AD被我烧坏了。但是UCF文件我都是按开发板的使用说明写的啊。应该不会错的吧。 还有,你帮我写的那段程序,烧的开发板上,AMP的输出引脚一样是高电平。AMP的输出波形几乎是和我的一样。 至于AD,倒是没什么问题,就是AMP,我靠了,气死我了··········· PS:我用的是示波器的探头是×1档,换成×10档,就对了吧。我的输入波形也是按×1档设置的。是不是也要换成×10档设置的啊? |
改变自己。
此贴由只为吸引你于2011-04-19 10:28:37最后编辑
|
|
dreamjsc
最后登陆时间:2012-06-04 16:42:28 |
Jason_Zhang的原帖 只为吸引你的原帖增益的设定,肯定不需要每个周期都进行的。只需要每次改变或初始化时配置一次就可以了。 用示波器看看你的配置波形是否符合时序。 给VINA(VINB)加幅度和频率都合适的正弦波看看,或者接地,不要悬空。 好心人呐,呵呵 ,我也觉得是不该每次都写增益,但是调来调去,AMP的输出脚,总是高电平,用示波器看了,好像还很高,有10几V,我都担心是不是AD被我烧坏了。但是UCF文件我都是按开发板的使用说明写的啊。应该不会错的吧。 还有,你帮我写的那段程序,烧的开发板上,AMP的输出引脚一样是高电平。AMP的输出波形几乎是和我的一样。 至于AD,倒是没什么问题,就是AMP,我靠了,气死我了··········· PS:我用的是示波器的探头是×1档,换成×10档,就对了吧。我的输入波形也是按×1档设置的。是不是也要换成×10档设置的啊? 关于示波器探头,请参考本帖:http://forum.eepw.com.cn/thread/192057/1 |
大山里的娃儿。 |
|
donghuiyun
最后登陆时间:2011-05-20 10:09:48 |
请问各位现在在用spartan 3e上的 ad,da,amp,用信号发生器从ad加进信号,从da出来,现在的问题是加高频率出来的波形完全失真,请问怎么解决?
|
共6条 1/1 1 |