版主: 51FPGA

分享到:
共1条 1/1 1   

rapidIO怎样选择相邻dual的时钟

    [您是本帖的第1340位阅读者]
wxxhit
我是GG
高级会员

最后登陆时间:2017-07-10 15:43:29

直达楼层
1# 发表于 2017-07-10 15:47:10
是这样的,我使用sparton6_100t——484器件做的电路板,使用ip向导做rapidIO例程,line rate选择3.125G,时钟是125M。我有2个时钟源,GTP101上的是125M,GTP123上是100M,说明书上说在同一个bank里,这两个时钟是公用的。我在ucf文件里做管脚设置,使用GTP123_0做rapidIO的输入输出,但是时钟选择了相邻的101——0的,编译能通过,但是运行后显示锁相环没工作。在ucf里改成123——0的时钟,就能运行了,但是123的100M时钟应该是不符合频率要求的,不知道为什么就能工作了。我想问的是如何设置相邻dual的时钟约束?


关键词:sparton6 rapidIO 相邻时钟    
共1条 1/1 1   
快速回复主题
  • 匿名不能发帖!请先 [ 登陆 注册 ]