版主: 51FPGA

分享到:
共1条 1/1 1   

关于xlinx sprtan-6 系列FPGA XC6SLX9-2TQG144C 时钟和 PLL 问题

    [您是本帖的第5949位阅读者]
lilianhu
我是MM
高级会员

最后登陆时间:2015-01-27 12:29:54

直达楼层
1# 发表于 2015-07-12 22:54:32

想利用xlinx sprtan-6 系列FPGA  XC6SLX9-2TQG144C做一个脉冲源

如下问题

1 关于系统时钟问题,有的资料显示最大支持时钟570MHz,请问最大外部输入时钟是多少,可以是500M吗?

2 关于内部PLL问题,如果使用内部PLL,是否外部硬件电路需要配置哪些管脚?

3 采用时钟边沿触发,上升沿、下降沿触发 如果系统时钟是500M 周期 2ns,边沿触发可以产生步进1ns脉冲10M以下脉冲!是否可行!

如果不使用内部PLL,担心无法获得低抖动的时钟信号!通过外部倍频法输入时钟,可以有效降低本振噪声!

最大输入时钟  是多少!  PDF我找了好久没找到!

共1条 1/1 1   
快速回复主题
  • 匿名不能发帖!请先 [ 登陆 注册 ]