版主: 51FPGA

分享到:
共1条 1/1 1   

V5输入信号怎么会被弄到IODELAY模块里过了一圈呢?

    [您是本帖的第952位阅读者]
tuozi241
我是MM
高级会员

最后登陆时间:2015-01-26 13:01:49

直达楼层
1# 发表于 2015-04-12 22:55:22

一个输入差分信号,有随路时钟,数据时钟边沿对齐,DDR模式,所以将随路时钟通过IODELAY进行了延时,再作IDDR的采样时钟。结果看时序报告的时候发现数据延迟7ns比时钟延迟5ns还大。看PLANAHEAD  端口的IODELAY没有被使用。再用EDITOR看结果发现数据差分变单端后进了IOB的IODELAY然后再输出。
由于不能贴bmp图,文字描述一下。请问信号为什么会到IODELAY中转一圈?而且IODELAY在PLANAHEAD显示未使用,在EDITOR中数据却进去再出来的,但IODELAY没有显示使用的蓝色。

截图在附件中,这个帖子上也有截图:
http://bbs.eetop.cn/viewthread.php?tid=397426&extra=

 

timing.jpg

editor.jpg

planahead.jpg

共1条 1/1 1   
快速回复主题
  • 匿名不能发帖!请先 [ 登陆 注册 ]