版主: 51FPGA |
2220140246
最后登陆时间:2018-06-07 18:39:10 |
感谢分享。
|
ljke
最后登陆时间:2018-07-13 21:46:40 |
膜拜大佬,学习学习
|
nick0229
最后登陆时间:2018-07-16 09:46:52 |
以前用过,挺好,,,再看看
|
歪毛儿
最后登陆时间:2018-07-14 19:10:17 |
dreamjsc的原帖 内容简介 《Verilog HDL程序设计与实践》系统讲解了Verilog HDL的基本语法和高级应用技巧,对于每个知识点都按照开门见山、自顶向下的方式来组织内容,在介绍相关知识点之前,先告诉读者其出现的背景、本质特征以及应用场景,让读者不仅掌握基本语法,还能够获得深层次理解。从结构上讲,《Verilog HDL程序设计与实践》以Verilog HDL的各方面开发为主线,遵照硬件应用系统开发的基本步骤和思路进行详细讲解,并穿插介绍ISE开发工具的操作技巧与注意事项,具备很强的可读性、指导性和实用性。 目录 第1章 EDA设计与VerilogHDL语言概述1 1.2 VerilogHDL语言简介5 1.3 VerilogHDL语言的描述层次说明8 1.5 VerilogHDL语言的可综合与仿真特性12 第2章 VerilogHDL基础与开发平台操作指南15 2.2 VerilogHDL程序设计模式19 2.3 XilinxSpartan3E系列FPGA简介21 2.4 ISE快速入门25 2.5 ModelSim快速入门50 第3章 VerilogHDL程序结构57 3.2 VerilogHDL的层次化设计59 3.3 VerilogHDL语言的描述形式68 第4章 VerilogHDL语言基本要素81 4.2 数字与逻辑数值82 4.3 数据类型83 4.4 运算符和表达式91 第5章 面向综合的行为描述语句105 5.2 条件语句107 5.3 循环语句114 5.4 任务和函数124 第6章 面向验证和仿真的行为描述语句131 6.2 仿真程序执行原理139 6.3 延时控制语句141 6.4 常用的行为仿真描述语句144 6.5 用户自定义元件151 6.6 仿真激励的产生154 6.7 Xilinx仿真工具ISESimulator163 6.8 Xilinx系统验证工具ChipScopePro170 第7章 系统任务和编译预处理语句179 7.2 编译预处理语句196 第8章 VerilogHDL可综合设计的难点解析205 8.2 同步时序电路和异步时序电路219 8.3 阻塞赋值与非阻塞赋值227 8.4 双向端口233 8.5 锁存器237 8.6 消除不确定输入的电路设计242 第9章 高级逻辑设计思想与代码风格249 9.2 代码风格250 9.3 常用的设计思想与代码设计风格258 第10章 可综合状态机开发实例283 10.2 可综合状态机设计原则286 10.3 状态机的VerilogHDL实现289 10.4 Xilinx状态机设计工具StateCAD298 第11章 常用逻辑的VerilogHDL实现307 11.2 乘加运算的VerilogHDL实现315 11.3 数码管接口电路的VerilogHDL实现325 11.4 按钮接口电路的VerilogHDL实现328 11.5 CRC编码器的VerilogHDL实现334 11.6 片内存储器的VerilogHDL实现337 11.7 SPI接口协议的VerilogHDL实现343 第12章 Xilinx硬核模块的VerilogHDL调用351 12.2 DCM模块的VerilogHDL调用356 12.3 硬核乘法器的VerilogHDL调用362 12.4 块RAM的VerilogHDL调用365 第13章 串口接口的VerilogHDL设计375 13.2 串口通信控制器的VerilogHDL实现377 13.3 RS-232设计板级调试390 想看 |
dautoudg
最后登陆时间:2018-08-05 16:15:35 |
我顶 |
gulong123
最后登陆时间:2018-08-11 10:02:00 |
楼主热心肠啊
|
foxfoxes
最后登陆时间:2018-08-17 09:27:08 |
多学习总是不错的!!!!!!!!!
|
账号
最后登陆时间:2018-09-30 15:18:00 |
好
|
ztseng
最后登陆时间:2017-10-28 15:22:25 |
xilinx搞得的必须出彩
|
xeerizya
最后登陆时间:2018-10-12 15:30:32 |
dreamjsc的原帖 内容简介 《Verilog HDL程序设计与实践》系统讲解了Verilog HDL的基本语法和高级应用技巧,对于每个知识点都按照开门见山、自顶向下的方式来组织内容,在介绍相关知识点之前,先告诉读者其出现的背景、本质特征以及应用场景,让读者不仅掌握基本语法,还能够获得深层次理解。从结构上讲,《Verilog HDL程序设计与实践》以Verilog HDL的各方面开发为主线,遵照硬件应用系统开发的基本步骤和思路进行详细讲解,并穿插介绍ISE开发工具的操作技巧与注意事项,具备很强的可读性、指导性和实用性。 目录 第1章 EDA设计与VerilogHDL语言概述1 1.2 VerilogHDL语言简介5 1.3 VerilogHDL语言的描述层次说明8 1.5 VerilogHDL语言的可综合与仿真特性12 第2章 VerilogHDL基础与开发平台操作指南15 2.2 VerilogHDL程序设计模式19 2.3 XilinxSpartan3E系列FPGA简介21 2.4 ISE快速入门25 2.5 ModelSim快速入门50 第3章 VerilogHDL程序结构57 3.2 VerilogHDL的层次化设计59 3.3 VerilogHDL语言的描述形式68 第4章 VerilogHDL语言基本要素81 4.2 数字与逻辑数值82 4.3 数据类型83 4.4 运算符和表达式91 第5章 面向综合的行为描述语句105 5.2 条件语句107 5.3 循环语句114 5.4 任务和函数124 第6章 面向验证和仿真的行为描述语句131 6.2 仿真程序执行原理139 6.3 延时控制语句141 6.4 常用的行为仿真描述语句144 6.5 用户自定义元件151 6.6 仿真激励的产生154 6.7 Xilinx仿真工具ISESimulator163 6.8 Xilinx系统验证工具ChipScopePro170 第7章 系统任务和编译预处理语句179 7.2 编译预处理语句196 第8章 VerilogHDL可综合设计的难点解析205 8.2 同步时序电路和异步时序电路219 8.3 阻塞赋值与非阻塞赋值227 8.4 双向端口233 8.5 锁存器237 8.6 消除不确定输入的电路设计242 第9章 高级逻辑设计思想与代码风格249 9.2 代码风格250 9.3 常用的设计思想与代码设计风格258 第10章 可综合状态机开发实例283 10.2 可综合状态机设计原则286 10.3 状态机的VerilogHDL实现289 10.4 Xilinx状态机设计工具StateCAD298 第11章 常用逻辑的VerilogHDL实现307 11.2 乘加运算的VerilogHDL实现315 11.3 数码管接口电路的VerilogHDL实现325 11.4 按钮接口电路的VerilogHDL实现328 11.5 CRC编码器的VerilogHDL实现334 11.6 片内存储器的VerilogHDL实现337 11.7 SPI接口协议的VerilogHDL实现343 第12章 Xilinx硬核模块的VerilogHDL调用351 12.2 DCM模块的VerilogHDL调用356 12.3 硬核乘法器的VerilogHDL调用362 12.4 块RAM的VerilogHDL调用365 第13章 串口接口的VerilogHDL设计375 13.2 串口通信控制器的VerilogHDL实现377 13.3 RS-232设计板级调试390 good |